郑喜凤
,
尹柱霞
,
严飞
液晶与显示
doi:10.3969/j.issn.1007-2780.2009.03.020
对应用在LED显示控制系统中的SDRAM控制器进行了设计,实现了256×64像素点的实时显示控制,采用XILINX公司的现场可编程逻辑器件(FPGA)XC3S250E作为系统的硬件载体.动态内存的采用打破了静态RAM的使用局限,具有频率高、空间大和成本低的优点.本控制器采用VHDL语言进行程序编写,核心部分由状态机组成并采用新颖的读写方式来提高系统的总线利用率,具有较好的系统性和通用性.
关键词:
LED显示控制系统
,
SDRAM控制器
,
现场可编程逻辑器件
,
VHDL
吕耀文
,
王建立
,
曹景太
,
杨轻云
液晶与显示
doi:10.3788/YJYXS20122705.0697
为满足Camera Link相机图像存储系统小型化、可移动、易携带的要求,设计了基于Xilinx公司V4系列现场可编程门阵列(FPGA)和T1公司6000系列数字信号处理器(DSP)相结合的硬件电路方案.首先,在FPGA的控制下图像数据缓存到一片SDRAM中,同时读出另外一片SDRAM中缓存的图像,经乒乓操作存储到两块固态硬盘中.其次,DSP与上位机用百兆网连接,在上位机的控制下,DSP从外部存储器接口(EMIF)中获取图像数据后,发送给上位机完成实时显示或者存储图像回放的功能.实验表明:在相机分辨率为640×480、帧频为100 f/s且像素为10位时,该系统可以不丢帧地完成图像存储任务.在不需要实时显示的应用场合,系统可以单独完成脱机存储任务,满足Base型Camera Link相机的便携存储要求.
关键词:
图像存储
,
Camera link接口
,
FPGA
,
SDRAM控制器
,
DSP
唐斌
液晶与显示
doi:10.3788/YJYXS20142904.0575
介绍一种基于FPGA和SDRAM的双端口的视频缓冲器设计方法.使用小容量的同步FIFO和异步FIFO串联构成用户接口,采用分块方式读写单块存储器SDRAM,采用混合算法合理仲裁读、写和刷新请求,实现单路视频数据的实时采集和输出.本系统设计简单,调试方便.只需适当地改变数据块的长度和FIFO的容量就可以应用于其他的视频处理系统.仿真测试结果表明:SDRAM时钟频率工作在71 MHz下可以确保视频流的流畅性.而且通过改变FIFO的相关参数,还可以继续提高SDRAM的实际带宽.本设计还具有一定的灵活性.
关键词:
FPGA
,
FIFO
,
SDRAM控制器
,
仲裁器
薛家祥
,
黄泽林
,
沈栋
,
陈晓仕
液晶与显示
doi:10.3788/YJYXS20132806.0877
针对TFT-LCD驱动中常用SDRAM控制器的不足,在FPGA器件上设计了SDRAM控制器的仲裁器;仲裁器根据TFT-LCD驱动的特点分配SDRAM控制器使用权,实现了在TFT-LCD正常显示的同时外部设备可在任意时刻连续地向SDRAM写入数据,而不出现数据丢失或者错误的现象.文章从FIFO深度、SDRAM突发长度和不同模块时钟频率等方面考虑,介绍了仲裁器的设计方法,给出了仲裁器各项参数值的设计公式.实验结果表明设计的有效性.
关键词:
TFT-LCD驱动
,
SDRAM控制器
,
仲裁器