白金超
,
王玉堂
,
郭总杰
,
丁向前
,
袁剑峰
,
邵喜斌
液晶与显示
doi:10.3788/YJYXS20153003.0432
研究了过孔接触电阻变化规律,并进行机理分析,为优化薄膜晶体管的过孔设计提供依据。首先,运用开尔文四线检测法对不同大小、形状、数量的钼/铝/钼结构的栅极和源/漏层金属与氧化铟锡连接过孔的接触电阻进行测试。然后,通过扫描电子显徽镜、能量色散 X射线光谱仪和聚焦离子束显徽镜对过孔内部形貌进行表征。最后,对过孔接触电阻变化规律进行机理分析。实验结果表明:过孔面积越大,接触电阻越小;过孔面积相同时,长方形过孔的接触电阻小于正方形过孔的接触电阻,多小孔的接触电阻小于单大孔的接触电阻,栅极金属与氧化铟锡的过孔接触电阻小于源/漏层金属与氧化铟锡的过孔接触电阻。为了降低钼/铝/钼与氧化铟锡连接过孔的接触电阻,过孔面积尽可能最大化,采用长方形过孔优于正方形过孔,多小过孔优于单大孔设计,同时优化过孔刻蚀工艺,减少过孔内顶层钼的损失。
关键词:
薄膜晶体管阵列工艺
,
接触电阻
,
过孔设计优化
白金超
,
张光明
,
郭总杰
,
郑云友
,
袁剑峰
,
邵喜斌
液晶与显示
doi:10.3788/YJYXS20153004.0616
研究各膜层对灰化速率的影响,增强对灰化工艺的了解,为四次光刻工艺改善提供参考.采用探针台阶仪测量在相同灰化条件下不同膜层样品的灰化速率和有源层损失量,对结果进行机理分析和讨论.实验结果表明:有源层会降低灰化速率,源/漏金属层可以增大灰化速率,栅极金属层对灰化速率无影响.对于正常膜层结构的阵列基板,源/漏层图形密度越大,灰化速率越小,图形密度每增大1%,灰化速率下降14 nm/min.有源层和源/漏金属层对灰化等离子体产生影响,从而影响灰化速率.
关键词:
薄膜晶体管阵列工艺
,
四次光刻
,
光刻胶
,
灰化